时钟分配器是一个计算机组成原理课程的课堂实验。
设计要求
设计要求:输入时钟脉冲CP,输出四相时钟A相、B相、C相、D相和使能控制输出ENC,其时序要求如下列时序图所示。
测调试要求:测试输入时钟脉冲CP频率分别取单脉冲、0.1MHz,1MHz,3MHz,6MHz。
报告要求
【实验报告要求】
1. 实验名称
已由老师在实验前给出
2. 实验器材
由学生按照自己实验过程中所使用的各元器件的名称、数量, 以及其它实验仪器设备撰写。
3. 实验目的
已由老师在实验前给出
4. 实验要求
已由老师在实验前给出
5. 实验原理图
包括实验原理图的设计过程 , 或对己知原理图的原理分析说明过程,实验原理图等。
6. 实验接线图
实验接线,图上的标注要清楚。分别说明所用芯片的引脚图、功能表等必要信息。
7. 实验方案
实验器件
芯片和实验电路测试及调试方法、步骤及工具。
8. 实验测试数据、波形和现象
包括现象分析、故障分析、纠错过程及有关的实验数据、波形和现象记录等。
9. 实验总结和结论
本实验调试工具、调试过程和方法?四相时钟分配器设计及实验方案的正确性、可行性如何?可否进一步优化?有哪些收获体会?有哪些经验教训?等等。
实验室能提供实验器件(芯片)
1.四2输入与非门74LS00
2.六反相器74LS04
3.四2输入与门74LS08
4. 双4输入与非门74LS20
5.4-3-2-2与或非门74LS64
6.双JK负沿触发器74LS73
7.双D正沿触发器74LS74
9.四2输入异或门74LS86
11.双JK负沿触发器74LS114
14.双2:4线译码器74LS139
18.同步4位BCD计数器74LS162
19.同步4位二进制计数器 74LS163
20.四D正沿触发器74LS175
21.4位双向通用并行存取
移位寄存器74LS194
22.4位并行存取移位寄存器(JK输入) 74LS195
23.八D触发器(三态) 74LS374
24.双二、五、十进制计数器 74LS390
26. 74LS373 八D锁存器(三态)