套刻误差是指
光刻机的工作过程是这样的:逐一曝光完
硅片上所有的场(field),亦即分步,然后更换硅片,直至曝光完所有的硅片;当对硅片进行工艺处理结束后,更换掩模,接着在硅片上曝光第二层图形,也就是进行重复曝光。其中,第二层掩模曝光的图形必须和第一层掩模曝光准确的套叠在一起,故称之为套刻。
如图1所示,假设图中的虚线框为第一
掩模经曝光的图形,实线框为第二个经曝光后的图形。从理论上讲,这两层图形应该完全重合,但实际上由于各种
系统误差和偶然误差的存在,导致了这两层图形的位置发生了偏离,也就是通常所说的出现了套刻误差。利用电磁学中的
时域有限差分算法,套刻误差仿真模型被建立。
在集成电路制造中,
晶圆上当前层(光刻胶图形)与参考层(衬底内图形)之间的相对位置,即描述了当前的图形相对于参考图形沿X和Y方向的偏差和这种偏差在晶圆表面的分布;同时也是监测光刻工艺好坏的一个关键指标[1]。理想的情况是当前层与参考层的图形正对准,即套刻误差为零。
为了保证设计在上下两层的电路能可靠连接,当前层中的某一点与参考层中的对应点之间的对准偏差必须小于图形最小间距的1/3。国际半导体技术路线图(international technology roadmap for semiconductor,
ITRS)对每一个技术节点的光刻工艺都提出了套刻误差的要求,如表1所示。从表中可以看出,随着技术节点的推进,关键光刻层允许的对准偏差(即套刻误差)是以大约80%的比例缩小。例如,20nm节点中关键层的套刻误差要求(|mean|+3σ)是8.0nm。
对准是指测定晶圆上参考层图形的位置并调整曝光系统,使当前曝光的图形与晶圆上的图形精确重叠的过程。对准操作是由光刻机中的对准系统来完成的。而套刻误差则是衡量对准好坏的参数,它直接定量描述当前层与参考层之间的位置偏差。套刻误差由专用
测量设备测量得到。
导致曝光图形与参考图形对准偏差原因很多。
掩模变形或比例不正常、晶圆本身的变形、光刻机投影透镜系统的失真、晶圆工件台移动的不均匀等都会引入对准偏差。